可做奥鹏院校所有作业,毕业论文,咨询请添加QQ:3230981406 微信:aopopenfd777
东 北 大 学 继 续 教 育 学 院
数字电子技术基础 X 试 卷(作业考核 线上2) A 卷(共 4 页)
总分 题号 一 二 三 四 五 六 七 八 九 十
得分
一、更多答案下载:(www.)。(在备选答案中选出一个正确答案,40分)
01. 表示一位十六进制数需要二进制数的位数为( )。
A、1位 B、2位 C、 4位 D、16位
02.十进制数25用8421BCD码表示为( )。
A、10 101 B、0010 0101 C、100101 D、10101
03.二进制数1011的等值十进制数为( )。
A、11 B、12 C、14 D、16
04. 当逻辑函数有n个变量时,变量取值组合共有( )。
A、n B、2n C、n2 D、2n
05.欲使D触发器按Qn+1= n工作,应使输入D=( )。
A、0 B、1 C、Q D、
06.多谐振荡器可产生( )。
A、正弦波 B、矩形脉冲 C、三角波 D、锯齿波
07.一个16选一的数据选择器,其地址输入(选择控制输入)端个数为( )。
A、1 B、2 C、4 D、16
08.下列逻辑电路中为时序逻辑电路的是( )。
A、变量译码器 B、加法器
C、数码寄存器 D、数据选择器
09.图1所示电路,输出F为( )。
A、AB B、A+B C、A⊙B D、A÷B
10.图2所示电路,输出F为( )。
A、A⊙B B、AB C、A+B D、A÷B
11.图3电路为NMOS( )。
A、与非门 B、异或门 C、与或非门 D、或非门
12.电路如图4所示,当X2X1X0=011时,F2F1F0=( )。
A、110 B、101 C、100 D、011
13.电路如图4所示,当X2X1X0=111时,F2F1F0=( )。
A、000 B、011 C、101 D、010
14.图5所示电路,当EN=1时,( )。
A、 M为输入,N为输出 B、 N为输入,M为输出
C、 N为输入,EN为输出 D、 M为输入,EN为输出
15.图6所示电路,D3D2D1D0=0000,B加高电平,C与A相连所构成的加法计数器是( )。
A、10进制 B、5进制 C、11进制 D、6进制
16.图6所示电路,D3D2D1D0=0010,B加高电平,C与A相连所构成的加法计数器是( )。
A、10进制 B、9进制 C、6进制 D、8进制
17.图6所示电路,D3D2D1D0=0110,A加高电平,C与B相连所构成的加法计数器是( )。
A、10进制 B、8进制 C、6进制 D、12进制
18.图7所示电路为( )。
A、异步时序电路 B、同步时序电路
C、同步组合电路 D、异步组合电路
19.同步时序电路和异步时序电路比较,其差异在于后者( )。
A、没有触发器 B、没有统一的时钟脉冲控制
C、没有稳定状态 D、输出只与内部状态有关
20.断电之后,能够将存储内容保存下来的存储器是( )。
A、RAM B、ROM C、计数器 D、移位寄存器
二、答案来源:(www.)(每题2分,15道题,30分)
01. RAM中的信息,当电源断掉后又接通,则原存的信息不会改变。( )
A、错误 B、正确
02. 施密特触发器有两个稳态。( )
A、错误 B、正确
03. 十进制数97转换成二进制数为1100001。( )
A、错误 B、正确
04. 八进制数(16)8比十进制数(16)10小。( )
A、错误 B、正确
05. 将模拟量转换为数字量的过程称为模/数转换。( )
A、错误 B、正确
06. 在时间上离散的物理量,称为数字量。( )
A、错误 B、正确
07. 一个二输入与非门,输入端分别为A、B,输出为F,当A=0时则F=1。( )
A、错误 B、正确
08.编码与译码是互逆的过程。( )
A、错误 B、正确
09.主从JK触发器、边沿JK触发器和同步JK触发器的逻辑功能完全相同。( )
A、错误 B、正确
10.D触发器的特性方程为Qn+1=D,与Qn无关,所以它没有记忆功能。( )
A、错误 B、正确
11.把二个10进制计数器串联可得到20进制计数器。( )
A、错误 B、正确
12. 用户对E2PROM编程后觉得不满意,可以改写。( )
A、错误 B、正确
13. 单稳态触发器一般用于定时、整形和延时。( )
A、错误 B、正确
14. D/A转换器的最大输出电压的绝对值可达到基准电压VREF。( )
A、错误 B、正确
15. RAM由若干位存储单元组成,每个存储单元可存放一位二进制信息。( )
A、错误 B、正确
三、(10分)试用卡诺图化简下列逻辑函数。
1. F(A,B,C,D)=∑m(0,1,2,3,6,8)+∑d(10,11,12,13,14,15)
2. F=∑m(1,3,5,9)+∑d(7,11,13)
四、(10分)试用图8所示输出低电平有效的3线-8线译码器和逻辑门设计一组合电路。该电路输入X,输出F均为三位二进制数。二者之间关系如下:
2≤X≤5时 F=X+2
X<2时 F=1
X>5时 F=0
五、(10分)试用图9所示74161采用置0复位法构成十二进制计数器。
图9