23秋学期(仅限-高起专1909、专升本1909)《计算机原理》在线作业-00003
试卷总分:100 得分:100
一、单选题 (共 30 道试题,共 60 分)
1.9、设机器数采用补码表示(含1 位符号位),若寄存器内容为9BH,则对应的十进制数为()
A.-27
B.-97
C.-101
D.155
2.35、在单总线结构的CPU 中()
A.ALU 的两个输入端都可与总线相连
B.ALU 的一个输入端与总线相连,其输出端也可与总线相连
C.ALU 只有一个输入端与总线相连,其输出端需通过暂存器与总线相连
D.都不对
3.1、连接计算机与计算机之间的总线属于()总线
A.内
B.系统
C.通信
D.都不对
4.8、CRT 的分辨率为1024×1024 像素,像素的颜色数为256 色,则刷新存储器的容量约为()
A.256MB
B.1MB
C.256KB
D.32MB
5.20、假设某条指令的一个操作数采用两次间址寻址方式,指令中给出的地址码为1200H,地址为1200H 的内存单元中的内容为12FCH,地址为12FCH 的内存单元的内容为38B8H,而38B8H 单元的内容为88F9H,则该操作数的有效地址为()
A.1200H
B.12FCH
C.38B8H
D.88F9H
6.3片8259A级联,最多可管理()级中断。
A.24
B.23
C.22
D.21
7.1、对真值0 表示形式唯一的机器数是()
A.原码
B.补码和移码
C.反码
D.以上都不对
8.2、挂接在总线上的多个部件()
A.只能分时向总线发送数据,并只能分时从总线上接收数据
B.只能分时向总线发送数据,但可同时从总线接收数据
C.可同时向总线发送数据,并同时从总线接收数据
D.可同时向总线发送数据,但只能分时从总线接收数据
9.若用存贮芯片(32K×1)构成8086的存贮器系统至少要用()。
A.8片
B.16片
C.32片
D.64片
10.5、下列各类存储器中,不采用随机方式的是()
A.EPROM
B.CDROM
C.DRAM
D.SRAM
11.16、不同信号在同一条信号线上分时传输的方式称为()
A.总线复用方式
B.并串行传输方式
C.并行传输方式
D.串行传输方式
12.12、以下几种寻址方式中,()方式取操作数最快
A.直接寻址
B.寄存器寻址
C.相对寻址
D.变址寻址
13.二进制数1001101B的十进制数表示为()
A.4DH
B.95D
C.77D
D.9AD
14.按照USB1.0规范,一台主机最多可连接()个外设装置(含USB集线器—USB Hub)。
A.120
B.122
C.123
D.127
15.27、十六进制数6AD 对应的十进制数为()
A.1806
B.1709
C.1526
D.2045
16.根据下面定义的数据段: DSEG SEGMENT DAT1 DB `1234` DAT2 DW 5678H DAT3 DD 12345678H ADDR EQU DAT3-DAT1 DSEG ENDS 执行指令MOV AX, ADDR后,AX寄存器中的内容是()。
A.5678H
B.0008H
C.0006H
D.0004H
17.21、从取指令开始到指令执行完成所需的时间,称之为()
A.时钟周期
B.机器周期
C.访存周期
D.指令周期
18.电子计算机技术在半个世纪中虽有很大的进步,但至今其运行仍遵循着一位科学家提出的基本原理。他是()
A.牛顿
B.爱因斯坦
C.爱迪生
D.冯·诺依曼
19.十进制小数转换成十六进制数可采用()
A.除基(10)取余法
B.除基(16)取余法
C.乘基(10)取整法
D.乘基(16)取整法
20.11、16 片2K×4 位的存储器可以设计为()存储容量的16 位存储器
A.16K
B.32K
C.8K
D.2K
21.41、通道程序结束时引起的中断是()
A.访管中断
B.I/O 中断
C.程序性中断
D.外中断
22.某机器有一个标志寄存器,其中有进位/借位标志CF、零标志ZF、符号标志SF 和溢出标志OF,条件转移指令bgt(无符号整数比较,大于时转移)的转移条件是()
A.CF+OF = 1
B.SF +ZF = 1
C.CF + ZF = 1
D.CF + SF =1
23.30、静态半导体存储器SRAM 指()
A.在工作过程中,存储内容保持不变
B.在断电后信息仍保持不变
C.不需动态刷新
D.芯片内部有自动刷新逻辑
24.15、CPU 中控制器的功能是()
A.产生时序信号
B.从主存取出一条指令
C.产生指令操作的译码
D.从主存取出指令,完成指令操作码的译码,并产生有关的操作控制信号,以解释执行该指令。
25.11、系统总线中地址线的功能是()
A.用于选择主存单元地址
B.用于选择进行信息传输的设备
C.用于选择外存地址
D.用于指定主存和I/O 设备接口电路的地址
26.22、某计算机的Cache 共有16 块,采用2 路组相联映射方式(即每组2 块)。每个主存块大小为32 字节,按字节编址。主存129 号单元所在的主存块应装入到的Cache 组号是()
A.0
B.1
C.4
D.6
27.()是程序运行时的存储位置,包括所需的数据
A.数据通路
B.主存
C.硬盘
D.操作系统
28.23、I/O 的编址方式为统一编址时,存储单元和I/O 设备是靠()来区分的
A.不同的地址线
B.不同的地址码
C.不同的控制线
D.都不对
29.17、采用相对寻址方式的转移指令占两个字节,第一字节是操作码,第二字节是相对位移量(用补码表示)。每次CPU 从存储器取出一个字节,并自动完成(PC)+1→PC。假设执行到该转移指令时PC 的内容为2003H,要求转移到200AH 地址,则该转移指令第二字节的内容应为()
A.05H
B.08H
C.F8H
D.F5H
30.设SP=50H,执行段间返回指令RET 后,寄存器SP的内容是()。
A.5AH
B.5CH
C.54H
D.44H
二、判断题 (共 20 道试题,共 40 分)
31.8086的中断入口地址只能放到内存的最低端,即0—3FFH区域。
32.EPROM 虽然是只读存储器,但在编程时可向内部写入数据。
33.虚存对应用程序员、系统程序员都不透明
34.8088 的可屏蔽中断的优先权高于非屏蔽中断。
35.RISC 的内部通用寄存器数量相对CISC 多
36.8088的{图}信号可用作中断矢量的读选通信号。
37.快表和慢表都存储在主存中,但快表比慢表容量小
38.8255A的C口置位/复位控制字是写入C口的端口地址()。
39.所有指令都有操作码和地址码
40.乘法指令的执行子周期和加法指令的执行子周期一样长
41.快表比慢表的命中率高,因此快表可以得到更多的搜索结果
42.{图}及{图}信号是与系统中其它总线主设备有关的信号
43.主存储器只由易失性的随机读写存储器构成
44.单体多字存储器主要解决访存速度的问题
45.立即数是不允许被用作目的操作数的。
46.外存存放需联机保存但暂时不执行的程序和数据,容量很大且速度很快
47.DRAM存储器芯片只要不关电源,信息就不会丢失。
48.8086 中,取指令和执行指令可以重叠操作。
49.快表采用了优化搜索算法,因此查找速度快
50.8253三个计数通道结构完全相同,且独立工作()。
奥鹏,国开,广开,电大在线,各省平台,新疆一体化等平台学习
详情请咨询QQ : 3230981406或微信:aopopenfd777