北交《数字电子技术(含实验)》在线作业二-0003
试卷总分:100 得分:100
一、多选题 (共 10 道试题,共 40 分)
1.分析组合逻辑电路的步骤()。
A.根据逻辑电路,从输入到输出写出各级逻辑表达式,直到写出最后输出端与输入信号的逻辑函数表达式
B.将各逻辑函数表达式化简和变换,以得到最简单的表达式
C.根据化简后逻辑表达式列出真值表
D.根据真值表和化简后的逻辑表达式对逻辑电路进行分析,最后确定其功能
2.下列那种是描述时序电路逻辑功能的方法()。
A.逻辑方程组
B.状态图
C.电路图
D.时序图
3.消除冒险竞争的方法()。
A.发现并消去互补相乘项
B.增加乘积项避免互相项相加
C.输出端并联电容器
D.输入端并联电容器
4.CMOS数字集成电路与TTL数字集成电路相比突出的优点是( )。
A.微功耗
B.高速度
C.高抗干扰能力
D.电源范围宽
5.逻辑函数的化简方法有( )。
A.并项法
B.吸收法
C.消去法
D.配项法
6.分析同步时序逻辑电路的一般步骤是( )。
A.列出逻辑方程组
B.列出状体表、画状态图或时序图
C.确定电路逻辑功能
D.列出时序逻辑电路功能
7.逻辑函数的化简方法有()。
A.并项法
B.吸收法
C.消去法
D.配项法
8.与十进制相比二进制的优点是( )。
A.数字装置简单可靠、所有元件少
B.运算规则简单、运算操作方便
C.运算速度快
D.数值表达清晰、便于观察
9.逻辑代数的基本规则是( )。
A.代入规则
B.反演规则
C.对偶规则
D.延展规则
10.数字集成电路按结构的不同形式,分为( )。
A.NOMS
B.PMOS
C.CMOS
D.NPMOS
二、单选题 (共 10 道试题,共 30 分)
11.二进制是以( )为基数的计数体制。
A.数字
B.两位
C.高低电平
D.2
12.Verilog语言大概提供了约( )个运算符。
A.20
B.30
C.40
D.50
13.任何组合逻辑电路都可以变换成为( )表达式。
A.与或
B.与非
C.或非
D.非门
14.完成1位二进制数相加的一种组合逻辑电路( )。
A.半加器
B.全加器
C.1位加法器
D.多为加法器
15.具有译码功能的电路称为()。
A.译码器
B.编码器
C.混编器
D.显示器
16.某通信系统每秒传输1544000位数据,每位数据的时间( )。
A.324ns
B.628ns
C.1256ns
D.2312ns
17.A+BC=( )。
A.A+B
B.A+C
C.(A+B)(A+C)
D.B+C
18.若一个逻辑函数由三个变量组成,则最小项共有( )个。
A.3
B.4
C.8
D.以上都不对
19.常用BCD码有( )。
A.奇偶校验码
B.格雷码
C.8421码
D.汉明码
20.边沿式D触发器是一种( )稳态电路。
A.无
B.单
C.双
D.多
三、判断题 (共 10 道试题,共 30 分)
21.555定时器的仅用于信号的产生和变化。
22.数字信号是一系列时间离散、数值也离散的信号。
23.用一个二进制代码表示特定含义的信息称为编码。
24.竞争现象肯定会产生干扰脉冲。
25.八进制数(18)8比十进制数(18)10小。
26.十进制是以阿拉伯数字为基数的计数体制。
27.异或函数和同或函数在逻辑上互为反函数。
28.计数器在数字电路中只能用于对脉冲进行计数。
29.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。
30.多谐振荡器的两个暂稳态转换过程是通过电容C充放电来完成的。